电子工程师入门基础:那些关于电子电路设计的基础知识( 三 )


列出元器件清单 , 列出参考文献 , 收获、体会 , 实际撰写时可根据具有情况作适当调整 。
七、电子电路干扰的抑制 1.干扰源
电子电路工作时 , 往往在有用信号之外还存在一些令人头痛的干扰源 , 有的产生于电子电路内部 , 有的产生于外部 。
外部的干扰主要有:高频电器产生的高频干扰、电源产生的工频干扰、无线电波的干扰
内部的干扰主要有:交流声、不同信号之间的互相感应、调制 , 寄生振荡、热噪声、因阻抗不匹配产生的波形畸变或振荡
2.降低内部干扰的措施
元器件布局:元件在印刷线路板上排列的位置要充分考虑抗电磁干扰问题 , 原则之一是各部件之间的引线要尽量短 。 在布局上 , 要把模拟信号部分 , 高速数字电路部分 , 噪声源部分(如继电器 , 大电流开关等)这三部分合理地分开 , 使相互间的信号耦合为最小 。
电源线设计:根据印制线路板电流的大小 , 尽量加租电源线宽度 , 减少环路电阻 。 同时、使电源线、地线的走向和数据传递的方向一致 , 这样有助于增强抗噪声能力 。
地线设计:在电子设备中 , 接地是控制干扰的重要方法 。 如能将接地和屏蔽正确结合起来使用 , 可解决大部分干扰问题(详细方法见下节接地) 。
退藕电容配置线路板设计的常规做法之一是在线路板的各个关键部位配置适当的退藕电容 。
此外 , 还应注意以下两点:
在印制板中有接触器、继电器、按钮等元件时 。 操作它们时均会产生较大火花放电 , 必须采用附图所示的RC电路来吸收放电电流 。 一般R取1~2K,C取2.2~47UF 。
CMOS的输入阻抗很高 , 且易受感应 , 因此在使用时对不用端要接地或接正电源 。
3.降低外部干扰的措施有
远离干扰源或进行屏蔽处理和运用滤波器降低外界干扰 。
八、接地接地分安全接地、工作接地 这里所谈的是工作接地 , 设计接地点就是要尽可能减少各支路电流之间的相互耦合干扰 , 主要方法有:单点接地、串联接地、平面接地 。 在电子设备中 , 接地是控制干扰的重要方法 。
如能将接地和屏蔽正确结合起来使用 , 可解决大部分干扰问题 。 电子设备中地线结构大致有系统地、机壳地(屏蔽地)、数字地(逻辑地)和模拟地等 。 在地线设计中应注意以下几点:
1.正确选择单点接地与多点接地
在低频电路中 , 信号的工作频率小于1MHz , 它的布线和器件间的电感影响较小 , 而接地电路形成的环流对干扰影响较大 , 因而应采用一点接地 。 当信号工作频率大于10MHz时 , 地线阻抗变得很大 , 此时应尽量降低地线阻抗 , 应采用就近多点接地 。 高频电路宜采用多点串联接地 , 地线应短而租 , 高频元件周围尽量用栅格状大面积地箔 。 当工作频率在1~10MHz时 , 如果采用一点接地 , 其地线长度不应超过波长的1/20 , 否则应采用多点接地法 。
2.将数字电路与模拟电路分开
电路板上既有高速逻辑电路 , 又有线性电路 , 应使它们尽量分开 , 而两者的地线不要相混 , 分别与电源端地线相连 。 要尽量加大线性电路的接地面积 。
3.尽量加粗接地线
若接地线很细 , 接地电位则随电流的变化而变化 , 致使电子设备的定时信号电平不稳 , 抗噪声性能变坏 。 因此应将接地线尽量加粗 。
4.将接地线构成闭环路
设计只由数字电路组成的印制电路板的地线系统时 , 将接地线做成闭环路可以明显的提高抗噪声能力 。 其原因在于:印制电路板上有很多集成电路元件 , 尤其遇有耗电多的元件时 , 因受接地线粗细的限制 , 会在地结上产生较大的电位差 , 引起抗噪声能力下降 , 若将接地结构成环路 , 则会缩小电位差值 , 提高电子设备的抗噪声能力 。

猜你喜欢